1樓:babyan澀
ttl電平與cmos電平的區別:
(一)ttl高電平3.6~5v,低電平0v~2.4v
cmos電平vcc可達到12v
cmos電路輸出高電平約為0.9vcc,而輸出低電平約為0.1vcc。
cmos電路不使用的輸入端不能懸空,會造成邏輯混亂。
ttl電路不使用的輸入端懸空為高電平
另外,cmos積體電路電源電壓可以在較大範圍內變化,因而對電源的要求不像ttl積體電路那樣嚴格。
用ttl電平他們就可以相容
(二)ttl電平是5v,cmos電平一般是12v。
因為ttl電路電源電壓是5v,cmos電路電源電壓一般是12v。
5v的電平不能觸發cmos電路,12v的電平會損壞ttl電路,因此不能互相相容匹配。
(三)ttl電平標準
輸出 l: <0.8v ; h:>2.4v。
輸入 l: <1.2v ; h:>2.0v
ttl器件輸出低電平要小於0.8v,高電平要大於2.4v。輸入,低於1.2v就認為是0,高於2.0就認為是1。
cmos電平:
輸出 l: <0.1*vcc ; h:>0.9*vcc。
輸入 l: <0.3*vcc ; h:>0.7*vcc.
一般微控制器、dsp、fpga他們之間管教能否直接相連. 一般情況下,同電壓的是可以的,不過最好是要好好查查技術手冊上的vil,vih,vol,voh的值,看是否能夠匹配(vol要小於vil,voh要大於vih,是指乙個連線當中的)。有些在一般應用中沒有問題,但是引數上就是有點不夠匹配,在某些情況下可能就不夠穩定,或者不同批次的器件就不能執行。
例如:74ls的器件的輸出,接入74hc的器件。在一般情況下都能好好執行,但是,在引數上卻是不匹配的,有些情況下就不能執行。
74ls和54系列是ttl電路,74hc是cmos電路。如果它們的序號相同,則邏輯功能一樣,但電氣效能和動態效能略有不同。如,ttl的邏輯高電平為》 2.
7v,cmos為》 3.6v。如果cmos電路的前一級為ttl則隱藏著不可靠隱患,反之則沒問題。
ttl和cmos有什麼區別?
2樓:匿名使用者
談談ttl和cmos電平(轉貼)
ttl——transistor-transistor logic
httl——high-speed ttl
lttl——low-power ttl
sttl——schottky ttl
lsttl——low-power schottky ttl
asttl——advanced schottky ttl
alsttl——advanced low-power schottky ttl
fast(f)——fairchild advanced schottky ttl
cmos——***plementary metal-oxide-semiconductor
hc/hct——high-speed cmos logic(hct與ttl電平相容)
ac/act——advanced cmos logic(act與ttl電平相容)(亦稱acl)
ahc/ahct——advanced high-speed cmos logic(ahct與ttl電平相容)
fct——fact擴充套件系列,與ttl電平相容
fact——fairchild advanced cmos technology
1,ttl電平:
輸出高電平》2.4v,輸出低電平<0.4v。在室溫下,一般輸出高電平是3.5v,輸出低電平
是0.2v。最小輸入高電平和低電平:輸入高電平》=2.0v,輸入低電平<=0.8v,雜訊容限是
0.4v。
2,cmos電平:
1邏輯電平電壓接近於電源電壓,0邏輯電平接近於0v。而且具有很寬的雜訊容限。
3,電平轉換電路:
因為ttl和***s的高低電平的值不一樣(ttl 5v<==>cmos 3.3v),所以互相連線時需
要電平的轉換:就是用兩個電阻對電平分壓,沒有什麼高深的東西。哈哈
4,oc門,即集電極開路閘電路,od門,即漏極開路閘電路,必須外界上拉電阻和電源才能
將開關電平作為高低電平用。否則它一般只作為開關大電壓和大電流負載,所以又叫做驅
動閘電路。
5,ttl和***s電路比較:
1)ttl電路是電流控制器件,而***s電路是電壓控制器件。
2)ttl電路的速度快,傳輸延遲時間短(5-10ns),但是功耗大。
***s電路的速度慢,傳輸延遲時間長(25-50ns),但功耗低。
***s電路本身的功耗與輸入訊號的脈衝頻率有關,頻率越高,晶元集越熱,這是正常
現象。3)***s電路的鎖定效應:
***s電路由於輸入太大的電流,內部的電流急劇增大,除非切斷電源,電流一直在增大
。這種效應就是鎖定效應。當產生鎖定效應時,***s的內部電流能達到40ma以上,很容易
燒毀晶元。
防禦措施:
1)在輸入端和輸出端加鉗位電路,使輸入和輸出不超過不超過規定電壓。
2)晶元的電源輸入端加去耦電路,防止vdd端出現瞬間的高壓。
3)在vdd和外電源之間加線流電阻,即使有大的電流也不讓它進去。
4)當系統由幾個電源分別供電時,開關要按下列順序:開啟時,先開啟***s電路得電
源,再開啟輸入訊號和負載的電源;關閉時,先關閉輸入訊號和負載的電源,再關閉***s
電路的電源。
6,***s電路的使用注意事項
1)***s電路時電壓控制器件,它的輸入總抗很大,對干擾訊號的捕捉能力很強。所以
,不用的管腳不要懸空,要接上拉電阻或者下拉電阻,給它乙個恆定的電平。
2)輸入端接低內組的訊號源時,要在輸入端和訊號源之間要串聯限流電阻,使輸入的
電流限制在1ma之內。
3)當接長訊號傳輸線時,在***s電路端接匹配電阻。
4)當輸入端接大電容時,應該在輸入端和電容間接保護電阻。電阻值為r=v0/1ma.v0是
外界電容上的電壓。
5)***s的輸入電流超過1ma,就有可能燒壞***s。
7,ttl閘電路中輸入端負載特性(輸入端帶電阻特殊情況的處理):
1)懸空時相當於輸入端接高電平。因為這時可以看作是輸入端接乙個無窮大的電阻。
2)在閘電路輸入端串聯10k電阻後再輸入低電平,輸入端出呈現的是高電平而不是低電
平。因為由ttl閘電路的輸入端負載特性可知,只有在輸入端接的串聯電阻小於910歐時,
它輸入來的低電平訊號才能被閘電路識別出來,串聯電阻再大的話輸入端就一直呈現高電
平。這個一定要注意。***s閘電路就不用考慮這些了。
8,ttl電路有集電極開路oc門,mos管也有和集電極對應的漏極開路的od門,它的輸出就叫
做開漏輸出。
oc門在截止時有漏電流輸出,那就是漏電流,為什麼有漏電流呢?那是因為當三機管截
止的時候,它的基極電流約等於0,但是並不是真正的為0,經過三極體的集電極的電流也
就不是真正的0,而是約0。而這個就是漏電流。開漏輸出:oc門的輸出就是開漏輸出;od
門的輸出也是開漏輸出。它可以吸收很大的電流,但是不能向外輸出的電流。所以,為了
能輸入和輸出電流,它使用的時候要跟電源和上拉電阻一齊用。od門一般作為輸出緩衝/驅
動器、電平轉換器以及滿足吸收大負載電流的需要。
9,什麼叫做圖騰柱,它與開漏電路有什麼區別?
ttl積體電路中,輸出有接上拉三極體的輸出叫做圖騰柱輸出,沒有的叫做oc門。因為
ttl就是乙個**關,圖騰柱也就是兩個**管推挽相連。所以推挽就是圖騰。一般圖騰式
輸出,高電平400ua,低電平8ma
3樓:十月
emba和mba有何區別:
一、培養目標不同
emba教育培養的是目前已擔任高階職務的管理人員,而mba(工商管理碩士)教育培養的是未來的高階管理人員。
二、招收物件不同
emba特別適合於那些實際管理經驗豐富但離開應試環境多年的企業和**高層人士。 而mba適合剛剛走上管理工作崗位兩三年,有志於從事高階管理工作的人士。
三、師資及教學模式不同
emba課程全部由海內外知名學者、教授任教或答疑。教學上更注重在啟發的基礎上,將課程與學員實際體驗相結合,偏重實際運用和可操作性,更適合正在商場實戰的高層管理者。
mba(工商管理碩士)( master of business administration)是最早引入我國的工商管理專業碩士學位教育,目標是培養通曉國際管理知識和規則、具有全球化意識的高階管理人才。2023年,清華大學、中國人民大學等9所大學開始正式招收mba。到2023年,全國可授予mba學位的高校已達到56所,畢業生大多進入投資公司和it行業做職業經理人。
emba英文全稱為executive master of business administration,直譯為"高階管理人員工商管理碩士"。它是由芝加哥大學管理學院首創。讀emba的學員一般由公司推薦,利用業餘時間集中上課,課程內容廣泛,理論與實踐相結合。
其實質是一種在職培訓,它對公升至公司中上級而又無mba學位的管理人員很有意義。
4樓:匿名使用者
1.cmos是場效電晶體構成,ttl為雙極電晶體構成2.***s的邏輯電平範圍比較大(5~15v),ttl只能在5v下工作
3.cmos的高低電平之間相差比較大、抗干擾性強,ttl則相差小,抗干擾能力差
4.cmos功耗很小,ttl功耗較大(1~5ma/門)5.cmos的工作頻率較ttl略低,但是高速cmos速度與ttl差不多相當。
CMOS電路和TTL電路的區別,TTL電路和CMOS電路的區別和聯絡
功耗ttl閘電路的空載功耗與cmos門的靜態功耗相比,是較大的,約為數十毫瓦 mw 而後者僅約為幾十納 10 9 瓦 在輸出電位發生跳變時 由低到高或由高到低 ttl和cmos閘電路都會產生數值較大的尖峰電流,引起較大的動態功耗。速度通常以為ttl門的速度高於 cmos閘電路。影響 ttl閘電路工作...
CMOS與非門和TTL與非門的邏輯功能一樣嗎
cmos和ttl只是工作方式不同,邏輯功能是沒有區別的。ttl與非門,三態門和cmos與非門的特點 1 cmos與非門電路多餘輸入端的處理 與非門電路的邏輯功能是輸入訊號只要有低電平 輸出訊號就是高電平 只有當輸入訊號全部為高電平時 輸出訊號才是低電平。所以某輸入端輸入電平為高電平時 對電路的邏輯功...
CCD與CMOS的區別,CCD和CMOS有什麼區別?
ccd與cmos的區別有 1 靈敏度差異 由於cmos感測器的每個象素由四個電晶體與一個感光二極體構成 含放大器與a d轉換電路 使得每個象素的感光區域遠小於象素本身的表面積,因此在象素尺寸相同的情況下,cmos感測器的靈敏度要低於ccd感測器。2 成本差異 由於cmos感測器採用一般半導體電路最常...