1樓:匿名使用者
具有高電平、低電平和高阻抗三種輸出狀態的閘電路,又稱三態門輸出電路
2樓:靜水流深
高電平、低電平、高阻態
簡述三態門輸出的三種狀態分別為哪三種。
3樓:朱巨集世一
學習電子裝置中的基礎知識要知道。
4樓:匿名使用者
三態門,是指邏輯門的輸出除有高、低電平兩種狀態外,還有第三種狀態——高阻狀態的閘電路 高阻態相當於隔斷狀態。
3. 三態門的三種狀態是指:??????、 ????? 和 ??????。
5樓:縱橫豎屏
三種狀態:高電平
,bai低電平,高du阻態(就是zhi高阻抗(電阻很大dao,相當於開路)專)。
三態指其輸出既可以是一般屬二值邏輯電路,即正常的高電平(邏輯1)或低電平(邏輯0),又可以保持特有的高阻抗狀態。高阻態相當於隔斷狀態(電阻很大,相當於開路)。
6樓:妙酒
高電平低電平
高阻態(就是高阻抗(電阻很大,相當於開路))三態門,是指邏輯門的輸出除有高、低電平兩種狀態外,還有第三種狀態——高阻狀態的閘電路 高阻態相當於隔斷狀態。
三態門可輸出的三種狀態
7樓:趙赤赤
三態門可輸出具有高電平、低電平和高阻抗三種輸出狀態的閘電路。三態門是一種重要的匯流排介面電路。主要有電晶體-電晶體邏輯三態閘電路和互補型金屬-氧化物一半導體三態閘電路,兩種電路都是在普通閘電路的基礎上附加控制電路而構成的。
多用於各種積體電路中。
三態指其輸出既可以是一般二值邏輯電路,即正常的高電平(邏輯1)或低電平(邏輯0),又可以保持特有的高阻抗狀態。高阻態相當於隔斷狀態(電阻很大,相當於開路)。高阻態是乙個數位電路裡常見的術語,指的是電路的一種輸出狀態,既不是高電平也不是低電平。
處於高阻抗狀態時,輸出電阻很大,相當於開路,沒有任何邏輯控制功能。高阻態的意義在於實際電路中不可能斷開電路。三態電路的輸出邏輯狀態的控制,是通過乙個輸入引腳實現的。
三態門都有乙個en控制使能端,來控制閘電路的通斷。 可以具備這三種狀態的器件就叫做三態器件。當en有效時,三態電路呈現正常的「0」或「1」的輸出;當en無效時,三態電路給出高阻態輸出。
如果你的裝置埠要掛在乙個匯流排上,必須通過三態緩衝器。因為在乙個匯流排上同時只能有乙個埠作輸出,這時其他埠必須在高阻態,同時可以輸入這個輸出埠的資料。所以你還需要有匯流排控制管理,訪問到哪個埠,那個埠的三態緩衝器才可以轉入輸出狀態。
這是典型的三態門應用。
8樓:傾城之戀
三態:高電平,低電平,高阻態。
e=0時,輸出端處於開路狀態,也稱高阻狀態,這種狀態下,無論輸入端是高電平還是低電平對輸出都無影響;
e=1時,為工作狀態,輸入和輸出為與非關係。
9樓:匿名使用者
普通的ttl與非門其輸出極的兩個電晶體t4、t5始終保持乙個導通,另乙個截止的推拉狀態。t4導通,t5截止,輸出高電平y=1;t4截止,t5導通,輸出低電平,y=0。三態門除了上述兩種狀態外,又出現了t4、t5同時截止的第三種狀態。
因為電晶體截止時c、e之間是無窮大阻抗,輸出端y對地、對電源(vcc)阻抗無窮大。因此這第三種狀態也稱高阻狀態。
10樓:匿名使用者
同時截止 輸出高阻狀態
三態門的三種狀態分別為:高電平,低電平,不高不低的電壓。
11樓:高雁蘭枝惠
樓上說這麼多沒說到點上。你所說的傳輸門它的輸出可以是乙個電壓範圍(比如輸入1v輸出就是1v),有些晶元用正負電源供電,還能傳輸可正可負的電壓訊號(輸入-1v輸出-1v)。而三態門只有三種輸出狀態(顧名思義)高電平低電平高阻態
12樓:燕北風情
錯三態門的三種狀態分別為:高電平,低電平,高阻狀態.
很高興為你解答,願能幫到你.
13樓:大鵬和小鳥
三態門是1 作為資料輸入引腳使用。2 作為資料輸出使用。3 浮置即引腳對於內部所有器件實現高阻狀態。4 通常這種狀態的使用受到程式控制。
程序的三態模型是指,3三態門的三種狀態是指和。
程序的三種狀態 就緒 阻塞 執行 在不同的條件下是可以進行相互轉化的。關於這個轉換圖,你可以參考計算機作業系統教程關於講解程序部分的章節。3.三態門的三種狀態是指 和 三種狀態 高電平 bai低電平,高du阻態 就是zhi高阻抗 電阻很大dao,相當於開路 專 三態指其輸出既可以是一般屬二值邏輯電路...
三態門當輸出端未接電路時輸出為高電平還是低電平
當三態門的控制端 就是使能端en 有效時,三態門的輸出端根據輸入的狀態可以有高電平和低電平兩種狀態,具體高低電平,你可以給我圖看看 當閘電路的輸出上拉管導通而下拉管截止時,輸出為高電平 反之就是低電 平 如上拉管和下拉管都截止時,輸出端就相當於浮空 沒有電流流動 其電平隨外部電 平高低而定,即該閘電...
簡述oc門和三態門在使用上有何特點和區別
oc是 集電bai極開路 輸出,du可以輸出兩個狀態 低 輸出zhi管導通dao 懸空 輸出管截回止 如果需要輸出高電 答平,則需要另外加上拉電阻。其優點是可以用在輸入輸出電壓不同的系統下,缺點是輸出低時電阻上消耗電流,在低速系統上可以用大電阻作上拉以減小電流消耗,但如果對速度有要求或對干擾很敏感的...